ホームページ > テクノロジー周辺機器 > IT業界 > TSMC は、N4P と比較して最大 8.5% のコスト削減を実現する N4C プロセスを 2025 年に開始する予定です。

TSMC は、N4P と比較して最大 8.5% のコスト削減を実現する N4C プロセスを 2025 年に開始する予定です。

PHPz
リリース: 2024-04-26 17:28:01
転載
1046 人が閲覧しました

4 月 26 日のこのサイトのニュース TSMC は最近、新しい 4nm レベルの製造プロセス N4C を実証し、 コストを大幅に削減し、設計エネルギー効率を最適化することで 5nm レベルの製造プロセスをさらに強化しました。

台积电计划 2025 年推出 N4C 工艺,相比 N4P 成本最高降幅 8.5%

TSMC は最近、2024 年北米テクノロジー セミナーを開催しました。このサイトは、同社のビジネス開発担当副社長 Zhang Kaiwen の内容を翻訳したものです。

当社の 5nm および 4nm プロセス サイクルはまだ終わっていません。N5 から N4 まで、光学的シュリンク密度は 4% 向上しており、今後もトランジスタの性能を強化していきます。

当社は現在、4nm テクノロジー ラインナップに N4C プロセスを導入しています。これにより、お客様は一部のマスクを排除し、標準セルや SRAM などのオリジナル IP 設計を改善して、製品レベル全体の所有コストをさらに削減できるようになります。

台积电计划 2025 年推出 N4C 工艺,相比 N4P 成本最高降幅 8.5%

N4C プロセスは、TSMC の N5/N4 ノード シリーズ ラインアップをさらに拡張し、スタンダード セルと SRAM セルを再設計することにより N4P プロセス テクノロジーに基づいて構築されています。 、一部の設計ルールを変更し、使用するライブラリ モジュール層の数を減らすことで、N4P と比較してコストを最大 8.5% 削減できます。

以上がTSMC は、N4P と比較して最大 8.5% のコスト削減を実現する N4C プロセスを 2025 年に開始する予定です。の詳細内容です。詳細については、PHP 中国語 Web サイトの他の関連記事を参照してください。

関連ラベル:
ソース:ithome.com
このウェブサイトの声明
この記事の内容はネチズンが自主的に寄稿したものであり、著作権は原著者に帰属します。このサイトは、それに相当する法的責任を負いません。盗作または侵害の疑いのあるコンテンツを見つけた場合は、admin@php.cn までご連絡ください。
人気のチュートリアル
詳細>
最新のダウンロード
詳細>
ウェブエフェクト
公式サイト
サイト素材
フロントエンドテンプレート