首页 > 硬件教程 > 硬件新闻 > 赛昉推出 64 位极低功耗乱序 RISC-V CPU 内核 IP 昉・天枢-70

赛昉推出 64 位极低功耗乱序 RISC-V CPU 内核 IP 昉・天枢-70

王林
发布: 2024-08-16 10:42:32
原创
838 人浏览过

本站 8 月 16 日消息,国内 RISC-V 生态企业赛昉科技昨日宣布推的新款 64 位 RISC-V 处理器内核产品昉・天枢-70(本站注:即 Dubhe-70),适合同时对高性能与极低功耗有要求的细分领域。

昉・天枢-70 内核采用 9+ 级流水线、三发射、超标量、乱序执行设计,支持 RV64GCBH 指令集,在 SPECint2006 基准测试中每 GHz 频率得分为 7.2 分,性能对标 Arm Cortex-A72 / A510。

赛昉推出 64 位极低功耗乱序 RISC-V CPU 内核 IP 昉・天枢-70

赛昉此前已推出“主打极致性能”的昉・天枢-90(Dubhe-90),“主打高能效比”的昉・天枢-80(Dubhe-80),此次昉・天枢-70 的发布进一步丰富了赛昉的 RISC-V CPU IP 产品线。

赛昉表示,相较于 Arm Cortex-A55,昉・天枢-70 的性能高出 80%,能效比高出 32%,面效比高出 90%;而与自家昉・天枢-80 相比,昉・天枢-70 在能效比上提升了 21%,面效比也提升了 5%。

以上是赛昉推出 64 位极低功耗乱序 RISC-V CPU 内核 IP 昉・天枢-70的详细内容。更多信息请关注PHP中文网其他相关文章!

相关标签:
来源:ithome.com
本站声明
本文内容由网友自发贡献,版权归原作者所有,本站不承担相应法律责任。如您发现有涉嫌抄袭侵权的内容,请联系admin@php.cn
热门教程
更多>
最新下载
更多>
网站特效
网站源码
网站素材
前端模板